主页期刊介绍编委会编辑部服务介绍道德声明在线审稿编委办公编辑办公English
2019-2020年专刊出版计划 微信服务介绍 最新一期:2019年第2期
     
在线出版
各期目录
纸质出版
分辑系列
论文检索
论文排行
综述文章
专刊文章
美文分享
各期封面
E-mail Alerts
RSS
旧版入口
中国科学院软件研究所
  
投稿指南 问题解答 下载区 收费标准 在线投稿
彭宇行,陈福接.FPGA最小延时工艺映射理论及算法.软件学报,1996,7(10):626-633
FPGA最小延时工艺映射理论及算法
THE TECHNOLOGY MAPPING THEORY ALGORITHM FOR MINIMAL DELAY IN LUT BASED EPGA DESING
  修订日期:1995-09-05
DOI:
中文关键词:  电子CAD  FPGA  工艺映射  延时分析  算法  
英文关键词:ICCAD  FPGA  technology mapping  timing analysis  algorithm.
基金项目:本文研究得到“8.5同构型多处理机系统结构”经费资助.
作者单位
彭宇行 长沙工学院计算机研究所,长沙,410073 
陈福接 长沙工学院计算机研究所,长沙,410073 
摘要点击次数: 2556
全文下载次数: 3088
中文摘要:
      本文以动态规划和网络流理论为基础,提出一种新的求解基于LUT结构的FPGA工艺映射算法,并证明了它能获得最小延时目标电路,算法计算复杂度低.
英文摘要:
      Based on the dynamic programming and the theorem of network flow, this paper presents a new technology mapping algorithm for delay optimization in LUT-based FPGA design in polynomial time. It is proved that the algorithm can minimize the delay in the target circuit. Its theoretical results are better.
HTML  下载PDF全文  查看/发表评论  下载PDF阅读器
 

京公网安备 11040202500064号

主办单位:中国科学院软件研究所 中国计算机学会
编辑部电话:+86-10-62562563 E-mail: jos@iscas.ac.cn
Copyright 中国科学院软件研究所《软件学报》版权所有 All Rights Reserved
本刊全文数据库版权所有,未经许可,不得转载,本刊保留追究法律责任的权利